英特尔的Tera-Scale计算(万亿次)是最近才提出的一个新的概念,这种运算概念的核心就是多核心架构,组成Tera-Scale运算的的特点是:每秒万亿次(TeraOPS)运算的能力、每秒万亿位的内存带宽、以及每秒万亿位的I/0传输通道。也就是说Tera-Scale并不是简单的SMP每个核心来完成的,除了在架构上支持,Tera-Scale也需要在平台以及应用软件上进行新的突破。
![]()
在IDF上,英特尔曾经展示了频率为3.1 GHz的由于80个核心构成的研究芯片,其核心面积为300平方毫米,达到了万亿次的运算能力(1万亿次浮点运算)。既然处理器已经完成了,对应的平台呢?英特尔计划运用新的硅光元器件来完成平台设计,以堆迭模式将内存芯片整合至处理器当中去。由于堆迭模式的设计可加入众多的互连通道,因此内存与核心之间构建万亿位的联系通道并不困难。
而在程序上,英特尔正在研究新的平衡代码技术,而这种技术未来就是为万亿次平台做准备的,看来英特尔在这个应用上已经全面部署了开发计划,未来3-5年内,应该可以看到最终成品。 |