|
|
原帖由 Bohr 于 2006-6-6 13:24 发表
双核间缓存数据传输速度和真假双核没有什么必然联系
希望持此回复的人能点开那个链接,看看那一页究竟揭示了什么问题,而不是啥都不看就文不对题地发表评论。
我读出的结果是,AMD X2两个核心缓存之间并没有通过Crossbar直接传递数据的方法。
当Core 1缓存了数据并未作修改时,Core 2要读取数据,需要访问内存,当然,MC会有Prefetch的动作;
当Core 1对缓存的数据进行了修改,Core 2要访问这块数据时,Core 1要对内存中的对应区域进行Write-Back,同时或是Write动作之后,Core 2从处理器内的buffer访问该数据块。
这样看来“真双核”内建Crossbar的架构也没什么提高,并没有像媒体所称,通过crossbar来实现双核间通信,而是该访问RAM的总要发配到RAM去。
当然,Yonah和Conroe也有问题,L1之间通信时需要跑到RAM去而不能通过L2,Conroe声称的“L1互联”在这个测试中并未体现出来。
嗯……想听听体系结构方面的大虾对这个评测的解读
[ 本帖最后由 Travis 于 2006-6-6 15:42 编辑 ] |
|