POPPUR爱换

 找回密码
 注册

QQ登录

只需一步,快速开始

手机号码,快捷登录

搜索
查看: 8097|回复: 41
打印 上一主题 下一主题

是比二级缓存还是比一级缓存 ?

[复制链接]
跳转到指定楼层
1#
发表于 2006-12-12 16:07 | 只看该作者 回帖奖励 |正序浏览 |阅读模式
为什么Intel的CPU那么依赖二级缓存?为什么好超? 它的CPU的一级缓存总共只有64K
为什么Amd的CPU的一级缓存高达128K ?

看来一级缓存的制造成本远高于二级缓存!
42#
发表于 2006-12-17 10:26 | 只看该作者
进来学习了。:)
回复 支持 反对

使用道具 举报

41#
发表于 2006-12-16 19:16 | 只看该作者
原帖由 Edison 于 2006-12-13 17:26 发表
Intel对x86的态度就是希望尽早结束掉这个东西,因为AMD在后面死皮赖脸地以x86庞大的应用资源要挟着Intel的份额,微软也不敢轻易把x86的OS拱手送给Linux,所以只能是继续吊在x64上,苟延残喘,看看哪天CPU的通用 ...


E大说的经典~
支持
回复 支持 反对

使用道具 举报

40#
发表于 2006-12-14 11:05 | 只看该作者
cell这种东西,就算是和简单多核那类体系结构相比, 性质不同的。 那东西不是cell。
IBM只是设计了cell,去做cell做的事情。而没有按有些人所想象的那些东西,来设计cell。

[ 本帖最后由 hopetoknow 于 2006-12-14 11:07 编辑 ]
回复 支持 反对

使用道具 举报

RacingPHT 该用户已被删除
39#
发表于 2006-12-14 10:10 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

38#
发表于 2006-12-13 18:13 | 只看该作者
CELL各个单元, 如同几个动物捆在一起。会飞的鸟、会跑的马放在一起有用吗?

某超级动物长了几个腿、2对翅膀。。。

这是两类东西。

上万、几千个指令的处理级别,几百个指令的处理级别,几个指令的处理级别。 。。
都会分成不同类型的架构, 简单多核、多单元的世界,是和Cell思想上巨大差异

cell没有任何按照指令级别的相关图,来设计和规划。
回复 支持 反对

使用道具 举报

37#
发表于 2006-12-13 17:58 | 只看该作者
原帖由 Edison 于 2006-12-13 17:54 发表

cache的性能好坏,主要是看命中率、延迟,增大容量可以降低cache的容量约束造成的命中率下降问题,但是延迟较长的话,也会削减cache的性能。

谢谢Edison.
回复 支持 反对

使用道具 举报

RacingPHT 该用户已被删除
36#
发表于 2006-12-13 17:54 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

35#
发表于 2006-12-13 17:54 | 只看该作者
原帖由 swrstd 于 2006-12-13 17:51 发表
说了很多,不过没看懂,可以说说为什么这样吗?

cache的性能好坏,主要是看命中率、延迟,增大容量可以降低cache的容量约束造成的命中率下降问题,但是延迟较长的话,也会削减cache的性能。
回复 支持 反对

使用道具 举报

34#
发表于 2006-12-13 17:51 | 只看该作者
原帖由 Edison 于 2006-12-12 16:18 发表
这可能是因为AMD K7后的处理器比较容易出现L1 cache的容量约束,而且K7/K8的动态分支预测相对来说比较糟糕。

AMD的L2 cache延迟在顺序存取的时候比Core 2 Duo糟糕很多,而Northwood的L1 cache延迟表现还是不 ...

说了很多,不过没看懂,可以说说为什么这样吗?
回复 支持 反对

使用道具 举报

33#
发表于 2006-12-13 17:34 | 只看该作者
原帖由 Edison 于 2006-12-13 17:26 发表
Intel对x86的态度就是希望尽早结束掉这个东西,因为AMD在后面死皮赖脸地以x86庞大的应用资源要挟着Intel的份额,微软也不敢轻易把x86的OS拱手送给Linux,所以只能是继续吊在x64上,苟延残喘,看看哪天CPU的通用 ...

:lol: 风水轮流转.
intel打算用EPIC取代x86的时候,RISC正风行.当时认为CISC代价大,性能提升困难.

现在再看呢?:lol: x86的整型没有对手.浮点也不见得比其它CPU弱.x86-64很快就会成为intel业务的重中之重----现在叫intel64了:devil: .
回复 支持 反对

使用道具 举报

32#
发表于 2006-12-13 17:33 | 只看该作者
建议看看,Intel又一次大张旗鼓的增加指令集了, SSE4只是开始。

谈x86的命运。 虚拟技术,倒可能是未来的一个变数

另外cell不是粒度太粗太松散的问题,而是根本不是那个概念和性质。 看错东西的性质了。


(有人会把太平天国的均天下, 错认成共产主义)
回复 支持 反对

使用道具 举报

RacingPHT 该用户已被删除
31#
发表于 2006-12-13 17:28 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

30#
发表于 2006-12-13 17:26 | 只看该作者
Intel对x86的态度就是希望尽早结束掉这个东西,因为AMD在后面死皮赖脸地以x86庞大的应用资源要挟着Intel的份额,微软也不敢轻易把x86的OS拱手送给Linux,所以只能是继续吊在x64上,苟延残喘,看看哪天CPU的通用性能相对多媒体性能来说变得非常次要的时候,也就是x86被革掉的时候了。
回复 支持 反对

使用道具 举报

29#
发表于 2006-12-13 17:24 | 只看该作者
第一个设计直升机的是 几百年前的达。分其

如果你认为那算是直升机
回复 支持 反对

使用道具 举报

RacingPHT 该用户已被删除
28#
发表于 2006-12-13 17:22 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

27#
发表于 2006-12-13 17:14 | 只看该作者
其实关于这个问题,有学术的cache作用和现有市场上CPU的cache设置而有不同答案,两家的架构,算法确有很大不同,所以一概而论是不对的
:lol:
回复 支持 反对

使用道具 举报

potomac 该用户已被删除
26#
发表于 2006-12-13 17:10 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

25#
发表于 2006-12-13 16:50 | 只看该作者
正解

原帖由 Edison 于 2006-12-12 16:18 发表
这可能是因为AMD K7后的处理器比较容易出现L1 cache的容量约束,而且K7/K8的动态分支预测相对来说比较糟糕。

AMD的L2 cache延迟在顺序存取的时候比Core 2 Duo糟糕很多,而Northwood的L1 cache延迟表现还是不 ...
回复 支持 反对

使用道具 举报

RacingPHT 该用户已被删除
24#
发表于 2006-12-13 16:16 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

广告投放或合作|网站地图|处罚通告|

GMT+8, 2024-7-2 14:21

Powered by Discuz! X3.4

© 2001-2017 POPPUR.

快速回复 返回顶部 返回列表