POPPUR爱换

 找回密码
 注册

QQ登录

只需一步,快速开始

手机号码,快捷登录

搜索
查看: 4572|回复: 31
打印 上一主题 下一主题

内存带宽是CPU的2倍,l吃饱了撑着??

[复制链接]
跳转到指定楼层
1#
发表于 2007-3-29 18:19 | 只看该作者 回帖奖励 |正序浏览 |阅读模式
双通道DDRIII1333配1333FSB,脑壳有包,除了骗钱的还有什么?有种FSB提升到2000
32#
发表于 2007-4-2 13:06 | 只看该作者
路过。。。。。。。
回复 支持 反对

使用道具 举报

31#
发表于 2007-4-2 10:05 | 只看该作者
原帖由 itany 于 2007-4-1 00:50 发表


传统的FSB已经没有前途了~
这一点只要稍微正常的人士都知道
而且Intel已经宣布将要将FSB提升到1600~
当然这是工艺、LGA、主板布线、芯片组设计的共同结果
然而处理器的能力决定了需要多少FSB。如果P4 ...


不去做和做不到是两码事,,:huh:
回复 支持 反对

使用道具 举报

30#
发表于 2007-4-1 15:01 | 只看该作者
原帖由 sinazealot 于 2007-4-1 11:24 发表
主板承受不起那么高的fsb

865超300外频就很神奇了
965之后,才能到500甚至600+

1000,现在市面上的板没有吧? WR才600多

搞清楚外频和FSB:blink:
回复 支持 反对

使用道具 举报

sinazealot 该用户已被删除
29#
发表于 2007-4-1 11:24 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

28#
发表于 2007-4-1 00:50 | 只看该作者
原帖由 沙门 于 2007-3-30 23:30 发表
HT总线再提升,Intel这方面就没竞争优势了,而且相对马上就出现的4核和DDR3来说,现在的FSB根本喂不饱。你以为Intel不想提升到2000MHz FSB?

总线是说提升就提升的吗?那干吗2年前的P4不一步到位升级 ...


传统的FSB已经没有前途了~
这一点只要稍微正常的人士都知道
而且Intel已经宣布将要将FSB提升到1600~
当然这是工艺、LGA、主板布线、芯片组设计的共同结果
然而处理器的能力决定了需要多少FSB。如果P4 1.6配上FSB 1600,相对FSB 400又有什么必要呢?只不过是徒增成本罢了
回复 支持 反对

使用道具 举报

27#
发表于 2007-4-1 00:46 | 只看该作者
原帖由 罗菜鸟 于 2007-3-31 21:59 发表

我学电子的,只对处理器中的模块设计感兴趣。
netburst的Tcache不错,如果有兴趣可以研究一下指令融合,微码缓存的实现原理。CPU频率提升(除开流水线增长)可以看作把时间压缩。有兴趣可以用软件仿真conroe ...


您正是因为太专注于电路上边的的微观问题才对与体系结构、组成原理的宏观问题把握的不是那么回事~
回复 支持 反对

使用道具 举报

26#
发表于 2007-3-31 23:35 | 只看该作者
首先来纠正 LZ 一个认识错误

RISC 根 CISC 还是有很多不同的,X86 指令中,最简单的 ADD 都有 register,register 或者 register,mem_ptr,register,immediate 等多种不同用法

或者可以说 x86 这样的典型 CISC 指令集中,任何一个操作都有可能涉及内存读写

对于 x86 这中只有 8 个通用积存器的架构来讲,积存器数量是严重短缺的,这也就间接增加的内存读写的几率
回复 支持 反对

使用道具 举报

25#
发表于 2007-3-31 23:15 | 只看该作者
现在的CPU空闲时间都是0%了,进步啊.我火星了...
回复 支持 反对

使用道具 举报

24#
发表于 2007-3-31 22:47 | 只看该作者
只会理论的人!!!!!
回复 支持 反对

使用道具 举报

23#
发表于 2007-3-31 22:43 | 只看该作者
好心劝告楼主一句:
你不适合科学研究,还是做点不用什么脑子的工作比较适合你。
回复 支持 反对

使用道具 举报

22#
发表于 2007-3-31 22:37 | 只看该作者
原帖由 罗菜鸟 于 2007-3-30 09:46 发表
FSB一般都是突发式读去,在RISC系统中很好理解,只有load和store指令访问内存,CISC中有MOV,IN,OUT等指令。但是MOV指令先访问chache,所以用到FSB的概率很小。除非FSB控制也有一个“智能”模块,可以接受MOV, ...

RISC里面的mips和ppc好像也有MOV吧?别说是MOV,只要有cache,并且访问的是cache空间的内存,都是需要经过cache的吧?虽然fsb我不太清楚,但是嵌入式中的片内总线连接各类外设比如GE MAC,PCI bridge,IIC,memoy contorller什么的,都是带宽越高越好。计算机上面也不只是处理器一个人在用FSB的那点可怜的带宽吧?南北桥不老早在就使用633M带宽了么……
回复 支持 反对

使用道具 举报

21#
 楼主| 发表于 2007-3-31 21:59 | 只看该作者
原帖由 沙门 于 2007-3-30 23:24 发表


(_( 老师还说,现在讲的内容不算旧,新CPU新架构归根结底也无非就是这些东西,,

对吧,,

又一个被骗了的,

我学电子的,只对处理器中的模块设计感兴趣。
netburst的Tcache不错,如果有兴趣可以研究一下指令融合,微码缓存的实现原理。CPU频率提升(除开流水线增长)可以看作把时间压缩。有兴趣可以用软件仿真conroe执行VISTA的代码,只是仿真环境中的1秒钟可能是你感觉到的1天
回复 支持 反对

使用道具 举报

20#
发表于 2007-3-30 23:30 | 只看该作者
原帖由 itany 于 2007-3-30 09:53 发表


您是教授吧?
:wacko:

看来您对于PC的了解还停留在16位计算机组成及原理的年代啊




HT总线再提升,Intel这方面就没竞争优势了,而且相对马上就出现的4核和DDR3来说,现在的FSB根本喂不饱。你以为Intel不想提升到2000MHz FSB?

总线是说提升就提升的吗?那干吗2年前的P4不一步到位升级到2000MHz FSB,,这要慢慢的等相关产品设计能力、生产和制造工艺水平一起提升上去,
回复 支持 反对

使用道具 举报

19#
发表于 2007-3-30 23:24 | 只看该作者
原帖由 罗菜鸟 于 2007-3-30 11:41 发表

64位机和是16位机的进化,任何计算机都要保证每条指令在一个周期完成,以便下一条相干指令能够顺利执行。编译器我没研究过,但是我对“智能”不相信。
二级缓存与CPU同频率,而且现代的处理器命中率都很高, ...


(_( 老师还说,现在讲的内容不算旧,新CPU新架构归根结底也无非就是这些东西,,

对吧,,

又一个被骗了的,
回复 支持 反对

使用道具 举报

18#
 楼主| 发表于 2007-3-30 22:42 | 只看该作者
原帖由 jForce 于 2007-3-30 11:42 发表
楼主和我一个学校的。。。研究型人才w00t)

我的U盘呢??
回复 支持 反对

使用道具 举报

17#
发表于 2007-3-30 11:42 | 只看该作者
楼主和我一个学校的。。。研究型人才w00t)
回复 支持 反对

使用道具 举报

16#
 楼主| 发表于 2007-3-30 11:41 | 只看该作者
原帖由 itany 于 2007-3-30 09:53 发表


您是教授吧?
:wacko:

看来您对于PC的了解还停留在16位计算机组成及原理的年代啊

64位机和是16位机的进化,任何计算机都要保证每条指令在一个周期完成,以便下一条相干指令能够顺利执行。编译器我没研究过,但是我对“智能”不相信。
二级缓存与CPU同频率,而且现代的处理器命中率都很高,但是不命中时要迅速访问系统内存。除非L2 cache可以实时更新,无限制的利用FSB
回复 支持 反对

使用道具 举报

15#
发表于 2007-3-30 11:38 | 只看该作者
双通1066肯定不如单通1066效率来得高
显卡上感觉也是这样
高频DDR3 128b 1000
好于256b 的600
回复 支持 反对

使用道具 举报

14#
发表于 2007-3-30 10:04 | 只看该作者
1066FSB的Conroe在双通道DDR667和DDR800下的差距说明了一切。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

广告投放或合作|网站地图|处罚通告|

GMT+8, 2026-1-18 04:05

Powered by Discuz! X3.4

© 2001-2017 POPPUR.

快速回复 返回顶部 返回列表