POPPUR爱换

 找回密码
 注册

QQ登录

只需一步,快速开始

手机号码,快捷登录

搜索
查看: 592|回复: 1
打印 上一主题 下一主题

Intel欲推新技术改进芯片性能

[复制链接]
跳转到指定楼层
1#
发表于 2006-12-12 23:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
Intel技术和制造小组主管Mike Mayberry表示,他们目前正在研究一种新的晶体管设计,以便于让他们的处理器能装入更多存储器,提高产品性能。公司准备在本周举行的IEDM 2006(International Electron Devices Meeting)大会上发表他们的“浮体单元(floating-body cell)”计划。

Mayberry的任务是生产更小的晶体管,浮体单元技术的目标就是提高缓存密度。缓存用来存储频繁读写的数据,它的速度比一般外部存储介质快得多,但是SRAM满足不了他们的需求——它需要六个晶体管构建一个单元并存储1bit的信息。公司的目标是让一个晶体管就能存储1bit的信息,嵌入式DRAM基本能满足要求,但它的缺点是慢,而且贵。

利用浮体单元技术,当你向一块硅晶绝缘体晶片上的晶体管传入电荷时,它将像一个电容器那样保存一部分电荷——这就可以用来表示1bit,科学家们称这种现象为“历史效应”。

目前东芝和伯利克的加州大学都在致力于浮体单元的研究,他们的成果主要有两点不同:BOX厚度和底层电压。BOX越厚,保存电荷所需的底层电压就越高,如何取得平衡,就看厂商的选择了。

Intel对这种技术的改进就是不再采用一个栅极(gate),而是将之分为前栅极(FG)和后栅极(BG),BOX厚度和底层电压根据需要设定后大小不变,而用调节前栅极和后栅极的方式来控制数据走向。这听起来像一个三闸(trigate)晶体管,Intel计划在未来三到七年以内使用它。

正式的文档会在当地时间12月13日公布,欲知详情如何,且听下回分解:)

东芝和加州大学产品结构示意图


Intel产品结构示意图
华尔街商人 该用户已被删除
2#
发表于 2006-12-13 09:17 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

广告投放或合作|网站地图|处罚通告|

GMT+8, 2025-2-25 15:53

Powered by Discuz! X3.4

© 2001-2017 POPPUR.

快速回复 返回顶部 返回列表