POPPUR爱换

 找回密码
 注册

QQ登录

只需一步,快速开始

手机号码,快捷登录

搜索
查看: 1912|回复: 11
打印 上一主题 下一主题

预测一下~ NEHALEM之后的下一代处理器数据缓存可能会采用L1D互联

[复制链接]
头像被屏蔽
跳转到指定楼层
1#
发表于 2008-1-11 16:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
提示: 作者被禁止或删除 内容自动屏蔽
potomac 该用户已被删除
2#
发表于 2008-1-11 18:01 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

3#
发表于 2008-1-11 18:09 | 只看该作者
原帖由 potomac 于 2008-1-11 18:01 发表
偶预测取消L2,堆叠DRAM。:loveliness:


我认为就DRAM的速度来看,L2不能取消……
不过装上512M的L3还是很YY的
回复 支持 反对

使用道具 举报

头像被屏蔽
4#
 楼主| 发表于 2008-1-11 19:57 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

potomac 该用户已被删除
5#
发表于 2008-1-11 20:26 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

6#
发表于 2008-1-11 23:43 | 只看该作者
原帖由 potomac 于 2008-1-11 20:26 发表

如果堆叠了DRAM,缓存的作用就被解放了很多。
重新设计L1的结构,取消L2,不是什么问题。:loveliness:

那个验证用的80核好像缓存的结构就和一般的不一样吧。(具体的忘记了。:funk: )


DRAM在怎么样也是DRAM阿,堆叠可以把位款做的很大,带宽能上去,但是延迟很难降下来,这一点来看,SRAM是不可替代的阿
回复 支持 反对

使用道具 举报

potomac 该用户已被删除
7#
发表于 2008-1-12 00:11 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

8#
发表于 2008-1-12 00:23 | 只看该作者
原帖由 potomac 于 2008-1-12 00:11 发表

延迟是说需要处理的数据从内存到CPU的时间。
如果堆叠的话,访问路径的长度几乎为零,也就是说几乎没有延迟。
现在的L2设计,主要就是解决这个问题。

所以如果堆叠DRAM后,传统意义上的L2,除了更多的麻烦,就 ...


我觉得堆叠封装也就是内存颗粒换了地方,访问DRAM还是要行选择、列选择、预充电、数据传输,况且DRAM颗粒的工作频率提升也比较乏力,延迟问题很难解决
而SRAM的延迟控制的就比较理想
从这一点上我认为,目前的L2是很难被替代的

同期待Prescott大大的高论
回复 支持 反对

使用道具 举报

9#
发表于 2008-1-12 00:27 | 只看该作者
L1以速度和带宽为主要诉求,没有必要互联
BTW: Nehalem可不是share L2的哦
回复 支持 反对

使用道具 举报

10#
发表于 2008-1-12 01:04 | 只看该作者
原帖由 Prescott 于 2008-1-12 00:27 发表
L1以速度和带宽为主要诉求,没有必要互联
BTW: Nehalem可不是share L2的哦


BTW的内容真是发人深省…… :lol:

另,请谈谈对于未来堆叠DRAM的看法?
回复 支持 反对

使用道具 举报

11#
发表于 2008-1-12 01:40 | 只看该作者
:a) 32nm的沙桥。。。
回复 支持 反对

使用道具 举报

12#
发表于 2008-1-12 01:59 | 只看该作者
原帖由 itany 于 2008-1-12 01:04 发表


BTW的内容真是发人深省…… :lol:

另,请谈谈对于未来堆叠DRAM的看法?

堆叠DRAM已经在讨论中。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

广告投放或合作|网站地图|处罚通告|

GMT+8, 2025-8-12 02:01

Powered by Discuz! X3.4

© 2001-2017 POPPUR.

快速回复 返回顶部 返回列表